Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL
Implementar el diseño de un procesador RISC de 32 bits y de código abierto en un dispositivo de lógica programable utilizando el lenguaje de especificación VHDL, así especificar el conjunto de instrucciones reducido que el procesador será capaz de ejecutar y verificar el funcionamiento del hardware...
Autor Principal: | Lemus Najera, Alejandro Daniel |
---|---|
Formato: | Tesis |
Idioma: | Español |
Publicado: |
2021
|
Materias: | |
Acceso en línea: |
http://www.repositorio.usac.edu.gt/16077/ http://www.repositorio.usac.edu.gt/16077/ http://www.repositorio.usac.edu.gt/16077/1/Alejandro%20Daniel%20Lemus%20Najera.pdf |
Ejemplares similares
-
Aumento del rendimiento de un procesador Risc de 32 bits , utilizando pipeline de cinco etapas y memoria caché
por: Sierra Madrid, Ottoniel Abisaí
Publicado: (2021) -
Diseño de un modelo lógico y su plan de migración para la reestructuración de la red de la SUGEF
por: Román-Acuña, Alejandro
Publicado: (2015) -
Diseño e implementación de un sistema alternativo capaz de controlar presión, caudal y succión en el oleoducto para RECOPE.
por: Otero-González, Ingrid
Publicado: (2015) -
Diseño de un probador estructural para módulo de ensamble de microprocesadores
por: Miranda-Vásquez, Luis Diego
Publicado: (2009) -
Diseño e implementación de un dispositivo de bajo costo para el monitoreo del nivel de agua potable en cisternas a través de una aplicación web en tiempo real
por: García Chinchilla, Kelvin René
Publicado: (2021)