Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL

Implementar el diseño de un procesador RISC de 32 bits y de código abierto en un dispositivo de lógica programable utilizando el lenguaje de especificación VHDL, así especificar el conjunto de instrucciones reducido que el procesador será capaz de ejecutar y verificar el funcionamiento del hardware...

Full description

Main Author: Lemus Najera, Alejandro Daniel
Format: Tesis
Language: Español
Published: 2021
Subjects:
Online Access: http://www.repositorio.usac.edu.gt/16077/
http://www.repositorio.usac.edu.gt/16077/
http://www.repositorio.usac.edu.gt/16077/1/Alejandro%20Daniel%20Lemus%20Najera.pdf
Summary: Implementar el diseño de un procesador RISC de 32 bits y de código abierto en un dispositivo de lógica programable utilizando el lenguaje de especificación VHDL, así especificar el conjunto de instrucciones reducido que el procesador será capaz de ejecutar y verificar el funcionamiento del hardware aprovechando las herramientas de simulación que ofrece el entorno de desarrollo.