Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL
Implementar el diseño de un procesador RISC de 32 bits y de código abierto en un dispositivo de lógica programable utilizando el lenguaje de especificación VHDL, así especificar el conjunto de instrucciones reducido que el procesador será capaz de ejecutar y verificar el funcionamiento del hardware...
Autor Principal: | Lemus Najera, Alejandro Daniel |
---|---|
Formato: | Tesis |
Idioma: | Español |
Publicado: |
2021
|
Materias: | |
Acceso en línea: |
http://www.repositorio.usac.edu.gt/16077/ http://www.repositorio.usac.edu.gt/16077/ http://www.repositorio.usac.edu.gt/16077/1/Alejandro%20Daniel%20Lemus%20Najera.pdf |
id |
RepoUSAC16077 |
---|---|
recordtype |
eprints |
spelling |
RepoUSAC160772021-09-01T16:46:58Z http://www.repositorio.usac.edu.gt/16077/ Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL Lemus Najera, Alejandro Daniel 629 Otras ramas de la ingeniería Implementar el diseño de un procesador RISC de 32 bits y de código abierto en un dispositivo de lógica programable utilizando el lenguaje de especificación VHDL, así especificar el conjunto de instrucciones reducido que el procesador será capaz de ejecutar y verificar el funcionamiento del hardware aprovechando las herramientas de simulación que ofrece el entorno de desarrollo. 2021-07 Thesis NonPeerReviewed text es cc_by_nc_sa http://www.repositorio.usac.edu.gt/16077/1/Alejandro%20Daniel%20Lemus%20Najera.pdf Lemus Najera, Alejandro Daniel (2021) Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL. Other thesis, Universidad de San Carlos de Guatemala. https://biblioteca.ingenieria.usac.edu.gt/ |
institution |
Universidad de San Carlos de Guatemala |
collection |
Repositorio USAC |
language |
Español |
topic |
629 Otras ramas de la ingeniería |
spellingShingle |
629 Otras ramas de la ingeniería Lemus Najera, Alejandro Daniel Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL |
description |
Implementar el diseño de un procesador RISC de 32 bits y de código abierto en un dispositivo de lógica programable utilizando el lenguaje de especificación VHDL, así especificar el conjunto de instrucciones reducido que el procesador será capaz de ejecutar y verificar el funcionamiento del hardware aprovechando las herramientas de simulación que ofrece el entorno de desarrollo. |
format |
Tesis |
author |
Lemus Najera, Alejandro Daniel |
author_sort |
Lemus Najera, Alejandro Daniel |
title |
Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL |
title_short |
Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL |
title_full |
Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL |
title_fullStr |
Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL |
title_full_unstemmed |
Diseño e implementación de un procesador RISC de 32 bits de código abierto en un dispositivo de lógica programable, utilizando VHDL |
title_sort |
diseño e implementación de un procesador risc de 32 bits de código abierto en un dispositivo de lógica programable, utilizando vhdl |
publishDate |
2021 |
url |
http://www.repositorio.usac.edu.gt/16077/ http://www.repositorio.usac.edu.gt/16077/ http://www.repositorio.usac.edu.gt/16077/1/Alejandro%20Daniel%20Lemus%20Najera.pdf |
_version_ |
1796168838921846784 |
score |
12.041521 |